首页> 中文期刊> 《太赫兹科学与电子信息学报》 >FIR基于FPGA的高并行度DA结构

FIR基于FPGA的高并行度DA结构

         

摘要

有限长单位冲击响应滤波器(FIR)是合成孔径雷达(SAR)系统的重要组成部分。为综合考虑资源与性能对系统的影响,基于现场可编程门阵列(FPGA)设计实现了位宽、阶数可配置的SAR雷达信号处理FIR系统,首次完成了合理范围内的只读存储器(ROM)地址位宽和所有输入并行度设置下的分布式算法(DA)结构对比实验,并对不同结构实现下的系统性能资源比进行了全面分析和比较,得到了最优化高并行度DA结构。实验结果表明在ROM地址位宽为4或5时性能资源比最好;性能资源比随输入并行度的提高而提高,当输入并行度为输入数据位宽时,性能资源比提高24%至117%。对比传统的全串行结构、全并行结构和DA结构,经ROM地址位宽和输入并行度优化后的DA结构的性能资源比分别提高了3110%,76%和86%。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号