首页> 中文期刊>遥测遥控 >JPEG2000算术编码的研究及其FPGA设计

JPEG2000算术编码的研究及其FPGA设计

     

摘要

讨论JPEG2000标准中算术编码器的硬件实现问题,提出一种适合静止图像实时处理的FPGA设计,并对其作仿真验证.该设计使用VHDL语言进行描述,并以Xilinx VertexⅡ系列中的xc2v250-6fg256器件为基础,在ise6.1完成综合,用Modelsim5.7进行后仿真.综合器件最高工作时钟103MHz.分析表明,该设计能满足JPEG2000框架下灰度图静态压缩的实时处理要求.

著录项

  • 来源
    《遥测遥控》|2005年第5期|38-44|共7页
  • 作者

    李文彬; 朱红;

  • 作者单位

    西安电子科技大学模式识别与智能控制研究所,710071;

    西安电子科技大学模式识别与智能控制研究所,710071;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类
  • 关键词

    JPEG2000; 算术编码; 图像压缩; FPGA;

  • 入库时间 2022-08-17 18:33:32

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号