首页> 中文期刊>中国集成电路 >基于寄存器传输级时钟门的低功耗设计

基于寄存器传输级时钟门的低功耗设计

     

摘要

现如今,低功耗成为VLSI设计中主要考虑的因素.尤其在消费类电子产品,已经选择使用电池来供电(主要是锂电池).由于电池设备(尤其是可充电池)的物理性质,使得电池无法做的很小,同时电池容量还要很大,因此低功耗优化设计就变得尤为重要.本文基于低功耗优化设计思想出发,主要对寄存器传输级时钟门进行了具体的分析.在没有启动信号的情况下使用的总线专用时钟门控(BSC)、基于阈值的时钟门控(TCG)、优化总线专用时钟门控(OBSC).另外,通过实验对比分析得知OBSC相比于非CG电路减少了26.95%电源电路.与门隔离式给出的最大功率在减少,减少到17.67%,只有3.17%的延迟增加.最终,通过对寄存器传输级时钟门的改进,希望能够对VLSI的低功耗设计提供一定的帮助.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号