首页> 外文会议>IEEE Electrical Design of Advanced Packaging Systems Symposium >Design of a true single-phase-clock divider in 0.13#x00B5;m CMOS
【24h】

Design of a true single-phase-clock divider in 0.13#x00B5;m CMOS

机译:设计为0.13μmcmos的真正单相时钟分频器

获取原文

摘要

The design of a true single-phase-clock (TSPC) divider with a division ratio of 8 in 0.13µm BiCMOS technology is presented. Through the careful layout design, the divider is able to operate up to 7.5GHz with the dc voltage supply of 1.8V. The core circuit size is only 80×20µm2.
机译:提出了一种具有频率比为8中的划分比例为0.13μm的BICMOS技术的真正单相 - 时钟(TSPC)分频器的设计。通过仔细的布局设计,分频器能够采用高达7.5GHz,直流电压为1.8V。核心电路尺寸仅为80×20μm 2

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号