首页> 外文会议>Meeting of the Electrochemical Society >Fabrication and Performance of InAlN/GaN-on-Si MOSHEMTs with LaAlO_3 Gate Dielectric using Gate-First CMOS Compatible Process at Low Thermal Budget
【24h】

Fabrication and Performance of InAlN/GaN-on-Si MOSHEMTs with LaAlO_3 Gate Dielectric using Gate-First CMOS Compatible Process at Low Thermal Budget

机译:利用LAALO_3栅极电介质使用栅极 - 第一CMOS兼容过程在低热预算下的制造和性能

获取原文

摘要

A gate-first CMOS compatible process at low thermal budget to fabricate InAlN/GaN-on-Si MOSHEMTs is reported. This is made possible by a good quality LaAlO_3 gate dielectric (k ~ 21.8) and Hf/Al/Ta ohmic contacts that require low annealing temperature. The reverse leakage current of the W/LaAlO_3 gate stack remains low (< 3×10~(-7) mA/mm at -10 V) upon ohmic contact annealing at 600 °C. The fabricated LaAlO_3 gate dielectric MOSHEMTs demonstrate a reasonable DC performance (I_(dsat) ~510 mA/mm, G_(max) ~ 44 mS/mm) for a 1 μm gate length device.
机译:报道了在低热预算中以制造Inaln / GaN-On-Si MoShemts的栅极 - 第一CMOS兼容过程。这是通过需要低退火温度的优质LAALO_3栅极电介质(K〜21.8)和HF / Al / TA欧姆触点来实现的。 W / LAALO_3栅极堆叠的反向漏电流在600℃下在欧姆接触退火时保持低(<3×10〜(-7)mA / mm)。制造的LAALO_3栅极电介质MOSHEMTS演示了一个合理的DC性能(I_(DSAT)〜510 mA / mm,G_(MAX)〜44 ms / mm),用于1μm栅极长度装置。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号