【24h】

Design and implementation of RS(255,223) decoder on FPGA

机译:FPGA上RS(255,223)解码器的设计与实现

获取原文

摘要

This paper proposes a RS(255,223) decoder for applications that require high-speed data communication and reliability. The proposed architecture employs a modified Euclidean algorithm, the Chien search and Forney's algorithm using parallel processing technology. The complexity of this decoder is about 130,000 gates; the total latency is 560 cycles; and the throughput is 180Mbps under 20MHz. Comparing with similar designs, this design has smaller latency, moderate area, and high throughput rate.
机译:本文针对需要高速数据通信和可靠性的应用提出了一种RS(255,223)解码器。所提出的体系结构采用了改进的欧几里得算法,Chien搜索和采用并行处理技术的Forney算法。该解码器的复杂度约为130,000门。总等待时间为560个周期;在20MHz下吞吐量为180Mbps。与类似的设计相比,该设计具有较小的延迟,适中的面积和较高的吞吐率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号