首页> 外国专利> DIGITAL DEVICE FOR CONTROLLING GATE CONVERTER

DIGITAL DEVICE FOR CONTROLLING GATE CONVERTER

机译:用于控制选通转换器的数字设备

摘要

the invention u043eu0442u043du043eu0441u0438u0442u0441u00a0 to electrical engineering. purpose u0438u0437u043eu0431u0440u0435u0442u0435u043du0438u00a0 u00a0u0432u043bu00a0u0435u0442u0441u00a0 simplification of the device.channels 3 to 5 block u0441u0432u00a0u0437u0438 network connected by their inputs to the respective phases of the network, form the impulses at the entrances of u0442u0440u0435u0445u043au0430u043du0430u043bu044cu043du043eu0433u043e digital u0443u043fu0440u0430u0432u043bu00a0u0435u043cu043e the u043eu0434u043du043eu0432u0438u0431u0440u0430u0442u043eu0440u0430 1 during the u0434u0435u0439u0441u0442u0432u0438u00a0 positive u043fu043eu043bu0443u0432u043eu043bu043du044b causing u043du0430u043fu0440u00a0u0436u0435u043du0438u00a0, and during the u0434u0435u0439u0441u0442u0432u0438u00a0 negative u043fu043eu043bu0443u0432u043eu043bu043du044b - second u0442u0440u0435u0445u043au0430u043du0430u043bu044cu043du043e entrances the digital u0443u043fu0440u0430u0432u043bu00a0u0435u043cu043eu0433u043e u043eu0434u043du043eu0432u0438u0431u0440u0430u0442u043eu0440u0430 2.edges of the pulses of the starting point of u043eu043fu0440u0435u0434u0435u043bu00a0u044eu0442 moments in each channel u043eu0434u043du043eu0432u0438u0431u0440u0430u0442u043eu0440u043eu0432 1 and 2 of the pre recorded u0443u043fu0440u0430u0432u043bu0435u043du0438u00a0. with the arrival of each pulse from the generator 30 the contents u043eu0434u043du043eu0432u0438u0431u0440u0430u0442u043eu0440u043eu0432 channels 1 and 2 u0443u043cu0435u043du044cu0448u0430u0435u0442u0441u00a0 unit, and when it u0441u0442u0430u043du043eu0432u0438u0442u0441u00a0 zero, at the terminals u043eu0434u043du043eu0432u0438u0431u0440 u0430u0442u043eu0440u043eu0432 u0444u043eu0440u043cu0438u0440u0443u044eu0442u0441u00a0 u0441u0442u0440u043eu0431u044b.on 8 u0444u043eu0440u043cu0438u0440u043eu0432u0430u0442u0435u043bu0435u0439 pulses signals from the outputs of u043eu0434u043du043eu0432u0438u0431u0440u0430u0442u043eu0440u043eu0432 1 and 2 is the formation of u0443u043fu0440u0430u0432u043bu0435u043du0438u00a0 pulses necessary length u0440u0430u0441u043fu0440u0435u0434u0435u043bu0435u043du0438 e which is between u0432u0435u043du0442u0438u043bu00a0u043cu0438 u043fu0440u0435u043eu0431u0440u0430u0437u043eu0432u0430u0442u0435u043bu00a0 23 and the control box is respectively 15 pulses and output u043au0430u0441u043au0430u0434u043eu0432 block 16. 3).
机译:这项发明是针对电气工程的。目的 u0438 u0437 u043e u0431 u0440 u0435 u0442 u0435 u043d u043d u0438 u00a0 u00a0 u0432 u043b u00a0 u0435 u0442 u0441 u0040 u00a0简化设备。通道3至5块 u0441 u0432 u00a0 u0437 u0438网络通过其输入连接到网络的各个相位,在 u0442 u0440 u0435 u0445 u043a u0430 u043d u0430 u043b u044c 的入口处形成脉冲u043d u043e u0433 u043e数字 u0443 u043f u0440 u0430 u0432 u043b u00a0 u0435 u043c u043e u043e u0434 u043d u043e u0432 u0432 u0438 u0431 u0440 u0430 u04330 u043e u0440 u0430 1在 u0434 u0435 u0439 u0441 u0442 u0432 u0438 u00a0正 u043f u043e u043b u044b u0443 u0432 u043e u043e u043b u043d u044b导致 u043d u0430 u043b u0440 u00a0 u0436 u0435 u043d u0438 u00a0,并且在 u0434 u0435 u0439 u0441 u0442 u0432 u0438 u00a0负 u043f u043e u043b u043b u0443 u0432 u043e u043b u043d u044b-第二个 u0442 u0440 u0435 u0445 u043a u0430 u043d u0430 u043b u044c u043d u043e进入数字 u0443 u043f u04 40 u0430 u0432 u043b u00a0 u0435 u043c u043e u0433 u043e u043e u0434 u043d u043e u0432 u0432 u0438 u0431 u0440 u0430 u0442 u0432 u043e u0440 u0430 u0430每个通道 u043e u043f u0440 u0435 u0434 u0435 u043b u00a0 u044e u0442时刻的起始脉冲 u043e u0434 u043d u043e u0432 u0438 u0431 u0440 u0430 u0442 u043e u0440 u043e u0432预先录制的 u0443 u043f u0440 u0430 u0432 u043b u0435 u043d u0438 u00a0中的1和2。随着来自发生器30的每个脉冲的到达,内容 u043e u0434 u043d u043e u0432 u0438 u0431 u0440 u0430 u0442 u043e u0440 u043e u0432通道1和2 u0443 u043c u0435 u043d u044c u0448 u0430 u0435 u0442 u0441 u00a0单元,并且当它为零时,在端子 u043e u0434处为 u0441 u0442 u0430 u043d u043e u0432 u0438 u0442 u0441 u00a0 u043d u043e u0432 u0438 u0431 u0440 u0430 u0442 u043e u0440 u043e u0432 u0444 u043e u0440 u043c u0438 u0440 u0443 u044e u0442 u0441 u00a0 2 u0440 u043e u0431 u044b.on 8 u0444 u043e u0440 u043c u0438 u0440 u043e u0432 u0430 u0442 u0435 u043b u0435 u0439来自 u043e u0434 输出的脉冲信号u043d u043e u0432 u0438 u0431 u0440 u0430 u0442 u043e u0440 u043e u0432 1和2是 u0443 u043f u0440 u0430 u0432 u0432 u043b u0435 u043d u0438 u00a0的形成脉冲必需的长度 u0440 u0430 u0441 u043f u0440 u0435 u0434 u0435 u043b u0435 u043d u0438 e在 u0432 u0435 u043d u0442 u0438 u043b u00a0 u043c u0438 之间00 43f u0440 u0435 u043e u0431 u0440 u0430 u0437 u043e u0432 u0430 u0442 u0435 u043b u00a0 23和控制盒分别是15个脉冲并输出 u043a u0430 u0441 u043a u0430 u0434 u043e u0432块16。3)。

著录项

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号