首页> 外国专利> SEMICONDUCTOR DEVICE FOR INCREASING BIT LINE CONTACT AREA, AND MODULE AND SYSTEM INCLUDING THE SAME

SEMICONDUCTOR DEVICE FOR INCREASING BIT LINE CONTACT AREA, AND MODULE AND SYSTEM INCLUDING THE SAME

机译:用于增加位线接触面积的半导体装置,以及包括该装置的模块和系统

摘要

A semiconductor device including a buried gate is disclosed. In the semiconductor device, a bit line contact contacts a top surface and lateral surfaces of an active region, such that a contact area between a bit line contact and the active region is increased and a high-resistivity failure is prevented from occurring in a bit line contact.
机译:公开了一种包括掩埋栅的半导体器件。在半导体器件中,位线接触接触有源区的顶表面和侧面,使得位线接触与有源区之间的接触面积增加,并且防止了在位中发生高电阻率故障。线接触。

著录项

  • 公开/公告号US2013119462A1

    专利类型

  • 公开/公告日2013-05-16

    原文格式PDF

  • 申请/专利权人 JUNG SEOB KYE;JUNG MIN HAN;

    申请/专利号US201213347614

  • 发明设计人 JUNG MIN HAN;JUNG SEOB KYE;

    申请日2012-01-10

  • 分类号H01L29/78;H01L21/283;

  • 国家 US

  • 入库时间 2022-08-21 16:51:56

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号