首页> 外国专利> Layout circuit optimization for deep submicron technologies

Layout circuit optimization for deep submicron technologies

机译:深亚微米技术的布局电路优化

摘要

An integrated circuit is disclosed that has substantially continuous active diffusion regions within its diffusion layers. Active regions of semiconductor devices can be fabricated using portions of these substantially continuous active diffusion regions. Stress can be applied to these semiconductor devices during their fabrication which leads to substantially uniform stress patterns throughout the integrated circuit. The substantially uniform stress patterns can significantly improve performance of the integrated circuit.
机译:公开了一种在其扩散层内具有基本连续的有源扩散区域的集成电路。可以使用这些基本连续的有源扩散区的一部分来制造半导体器件的有源区。可以在这些半导体器件的制造期间将应力施加到这些半导体器件,这导致整个集成电路的应力图案基本均匀。基本上均匀的应力图案可以显着改善集成电路的性能。

著录项

  • 公开/公告号EP2698820A2

    专利类型

  • 公开/公告日2014-02-19

    原文格式PDF

  • 申请/专利权人 BROADCOM CORPORATION;

    申请/专利号EP20130003660

  • 发明设计人 BITTERLICH STEFAN;

    申请日2013-07-22

  • 分类号H01L27/02;H01L27/118;

  • 国家 EP

  • 入库时间 2022-08-21 15:46:43

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号