首页> 外国专利> DATA BIT INVERSION TRACKING IN CACHE MEMORY TO REDUCE DATA BITS WRITTEN FOR WRITE OPERATIONS

DATA BIT INVERSION TRACKING IN CACHE MEMORY TO REDUCE DATA BITS WRITTEN FOR WRITE OPERATIONS

机译:缓存中的数据位反转跟踪可减少为写操作而写的数据位

摘要

Data bit inversion tracking in cache memory to reduce data bits written for write operations is disclosed. In one aspect, a cache memory including a cache controller and a cache array is provided. The cache array includes one or more cache entries, each of which includes a cache data field and a bit change track field. The cache controller compares a current cache data word to a new data word to be written and stores a bit track change word representing the difference (i.e., inverted bits) between the current cache data word and the new data word in the bit change track field. By using the bit track change word stored in the bit change track field to determine whether fewer bit writes are required to write data in an inverted or a non-inverted form, power consumption can be reduced for write operations through reduced bit write operations.
机译:公开了高速缓冲存储器中的数据位反转跟踪以减少为写操作而写入的数据位。在一方面,提供了一种包括高速缓存控制器和高速缓存阵列的高速缓存存储器。高速缓存阵列包括一个或多个高速缓存条目,每个高速缓存条目包括高速缓存数据字段和位改变轨道字段。高速缓存控制器将当前高速缓存数据字与要写入的新数据字进行比较,并在位变化轨道字段中存储表示当前高速缓存数据字与新数据字之间的差异(即,反转位)的位轨道变化字。 。通过使用存储在位变化磁道字段中的位磁道变化字来确定是否需要更少的位写操作来以反相或非反相形式写入数据,可以通过减少位写操作来减少写操作的功耗。

著录项

  • 公开/公告号WO2019032455A1

    专利类型

  • 公开/公告日2019-02-14

    原文格式PDF

  • 申请/专利权人 QUALCOMM INCORPORATED;

    申请/专利号WO2018US45379

  • 发明设计人 SHIN HYUNSUK;KIM JUNG PILL;KIM SUNGRYUL;

    申请日2018-08-06

  • 分类号G06F12/0804;G06F12/0891;G11C7/10;G11C11/4063;

  • 国家 WO

  • 入库时间 2022-08-21 11:56:41

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号