首页> 外国专利> Thin 3D fan-out embedded wafer level package (EWLB) for application processor and memory integration

Thin 3D fan-out embedded wafer level package (EWLB) for application processor and memory integration

机译:薄型3D扇出嵌入式晶圆级封装(EWLB),用于应用处理器和存储器集成

摘要

A semiconductor device has a plurality of first semiconductor die with an encapsulant deposited over a first surface of the first semiconductor die and around the first semiconductor die. An insulating layer is formed over the encapsulant and over a second surface of the first semiconductor die opposite the first surface. The insulating layer includes openings over the first semiconductor die. A first conductive layer is formed over the first semiconductor die within the openings. A second conductive layer is formed over the first conductive layer to form vertical conductive vias. A second semiconductor die is disposed over the first semiconductor die and electrically connected to the first conductive layer. A bump is formed over the second conductive layer outside a footprint of the first semiconductor die. The second semiconductor die is disposed over an active surface or a back surface of the first semiconductor die.
机译:半导体器件具有多个第一半导体管芯,所述第一半导体管芯具有沉积在第一半导体管芯的第一表面上方和第一半导体管芯周围的密封剂。在密封剂上方和与第一表面相对的第一半导体管芯的第二表面上方形成绝缘层。绝缘层包括在第一半导体管芯上方的开口。在开口内的第一半导体管芯上方形成第一导电层。在第一导电层上方形成第二导电层以形成垂直导电通孔。第二半导体管芯设置在第一半导体管芯上方并且电连接至第一导电层。在第一半导体管芯的覆盖区之外的第二导电层上方形成凸块。第二半导体管芯设置在第一半导体管芯的有源表面或背面上。

著录项

  • 公开/公告号US10692836B2

    专利类型

  • 公开/公告日2020-06-23

    原文格式PDF

  • 申请/专利权人 STATS CHIPPAC PTE. LTD.;

    申请/专利号US201715827478

  • 发明设计人 RAJENDRA D. PENDSE;

    申请日2017-11-30

  • 分类号H01L21/56;H01L25/03;H01L25/065;H01L25;H01L21/768;H01L23;H01L23/498;

  • 国家 US

  • 入库时间 2022-08-21 11:31:05

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号