首页> 中国专利> 一种基于radix-4编码和差分权重存储的乘累加电路

一种基于radix-4编码和差分权重存储的乘累加电路

摘要

本发明公开了一种基于radix‑4编码和差分权重存储的乘累加电路。包括输入数据编码电路、差分权重存储电路、积分计算电路和差分ADC电路,输入数据编码电路的输出端依次经差分权重存储电路、积分计算电路后和差分ADC电路连接,差分ADC电路输出乘累加结果;原始输入数据经输入数据编码电路编码后与差分权重存储电路电路中所存储的权重值相乘,通过积分计算电路对各个相乘结果的正值和负值进行分别累加,然后通过差分ADC电路对正负值累加结果的差进行模数转换,从而得到最后的乘累加结果。本发明具有面积小、计算速度快、功耗低等优点,可用于神经形态芯片,特别是对能耗要求较高的边缘计算设备中,可以实现大规模并行计算。

著录项

  • 公开/公告号CN110209375B

    专利类型发明专利

  • 公开/公告日2021-03-26

    原文格式PDF

  • 申请/专利权人 浙江大学;

    申请/专利号CN201910462374.8

  • 发明设计人 黄科杰;肖蕊;沈海斌;

    申请日2019-05-30

  • 分类号G06F7/544(20060101);G06N3/063(20060101);

  • 代理机构33200 杭州求是专利事务所有限公司;

  • 代理人林超

  • 地址 310058 浙江省杭州市西湖区余杭塘路866号

  • 入库时间 2022-08-23 11:36:58

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号