首页> 中国专利> 时钟树单元、时钟网络结构及FPGA时钟结构

时钟树单元、时钟网络结构及FPGA时钟结构

摘要

本发明涉及一种时钟树单元、时钟网络结构及FPGA时钟结构,其中所述时钟树单元包括:横向驱动模块、多个纵向接口模块、多个可编程逻辑单元,所述可编程逻辑单元中设置有横向分支驱动;横向驱动模块,电连接至多个所述纵向接口模块;所述纵向接口模块,与所述横向分支驱动对应连接;所述横向分支驱动用于使所述待传输信号在多个所述可编程逻辑单元之间传递。本发明技术方案通过在可编程逻辑单元中设置横向分支驱动,使得可编程逻辑单元从纵向接口模块接收到的待传输信号能够相互传递,而不同于现有技术中的第二驱动向可编程逻辑单元发送全部的待传输信号,因此缩小了芯片面积,而且避免了资源浪费。

著录项

  • 公开/公告号CN107844672A

    专利类型发明专利

  • 公开/公告日2018-03-27

    原文格式PDF

  • 申请/专利权人 西安智多晶微电子有限公司;

    申请/专利号CN201711274987.6

  • 申请日2017-12-06

  • 分类号

  • 代理机构西安嘉思特知识产权代理事务所(普通合伙);

  • 代理人刘长春

  • 地址 710075 陕西省西安市高新区科技二路72号西岳阁102室

  • 入库时间 2023-06-19 04:51:06

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-04-20

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20171206

    实质审查的生效

  • 2018-03-27

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号