AI写作工具
文献服务
退出
我的积分:
中文文献批量获取
外文文献批量获取
公开/公告号CN107479855A
专利类型发明专利
公开/公告日2017-12-15
原文格式PDF
申请/专利权人 电子科技大学;
申请/专利号CN201710541469.X
发明设计人 谢小东;潘飞;
申请日2017-07-05
分类号G06F7/523(20060101);
代理机构
代理人
地址 611731 四川省成都市高新区(西区)西源大道2006号
入库时间 2023-06-19 04:02:29
法律状态公告日
法律状态信息
法律状态
2017-12-15
公开
机译: 用于加密/解密数据的模块化乘法器,包括缓冲存储器,用于存储蒙哥马利算法结果和操作数,多路复用器,乘法器,控制单元,双稳态电路和加法器
机译: 一种包括RISC处理器,DSP部分和FPGA部分的IC
机译: 一种用于处理算术和逻辑运算并将其用于处理器(CPU),多计算机系统,数据流处理器(DFP),数字信号处理器(DSP),协定处理器和可编程逻辑组件(FPGA)的单元)
机译:基于快速数字的蒙哥马利乘法器,专为具有DSP资源的FPGA设计
机译:在FPGA中使用多颗粒嵌入式DSP模块实现大号有符号乘法器的高效方案
机译:一种测试FPGA中嵌入式DSP乘法器的有效方法
机译:在现代FPGA中实现乘法器电路的高效算法和架构。
机译:一种用于前庭假体的低功耗时分多路复用矢量矩阵乘法器
机译:1 FPGA中的DSP算法-一种新架构的主张
机译:一种利用自对偶正规基础设计有限域乘法器的算法