首页> 中国专利> 采用用于校准的脉冲到数字转换器(PDC)的延迟锁定环(DLL)

采用用于校准的脉冲到数字转换器(PDC)的延迟锁定环(DLL)

摘要

本公开的方面涉及从同相时钟信号生成正交时钟信号。根据一个方面,延迟锁定环(DLL)包括:第一脉冲到数字转换器(PDC),生成第一脉冲宽度测量,其中第一脉冲宽度测量包括第一符号和第一幅度;第二脉冲到数字转换器(PDC),生成第二脉冲宽度测量,其中第二脉冲宽度测量包括第二符号和第二幅度;数字环路滤波器,其被耦合到第一PDC和第二PDC,数字环路滤波器基于第一脉冲宽度测量和第二脉冲宽度测量生成经过滤波的比较输出;以及第一延迟生成块,基于经过滤波的比较输出和同相时钟信号生成正交时钟信号。

著录项

  • 公开/公告号CN110832777A

    专利类型发明专利

  • 公开/公告日2020-02-21

    原文格式PDF

  • 申请/专利权人 高通股份有限公司;

    申请/专利号CN201880044778.9

  • 发明设计人 E·黑路;B·班迪达;

    申请日2018-06-18

  • 分类号

  • 代理机构北京市金杜律师事务所;

  • 代理人王茂华

  • 地址 美国加利福尼亚州

  • 入库时间 2023-12-17 08:47:12

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2020-03-17

    实质审查的生效 IPC(主分类):H03L7/081 申请日:20180618

    实质审查的生效

  • 2020-02-21

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号