首页> 中国专利> 进行再沉积制程时改善掺杂多晶硅片电阻阻值差异的方法

进行再沉积制程时改善掺杂多晶硅片电阻阻值差异的方法

摘要

一种进行再沉积制程时改善掺杂多晶硅片电阻阻值差异的方法,在沉积制程中断后的多晶硅薄膜上通H

著录项

  • 公开/公告号CN104253031A

    专利类型发明专利

  • 公开/公告日2014-12-31

    原文格式PDF

  • 申请/专利权人 上海华虹宏力半导体制造有限公司;

    申请/专利号CN201310267826.X

  • 发明设计人 田守卫;姜国伟;孙洪福;

    申请日2013-06-28

  • 分类号

  • 代理机构上海信好专利代理事务所(普通合伙);

  • 代理人张静洁

  • 地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号

  • 入库时间 2023-12-17 02:39:32

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-07-28

    授权

    授权

  • 2015-01-21

    实质审查的生效 IPC(主分类):H01L21/283 申请日:20130628

    实质审查的生效

  • 2014-12-31

    公开

    公开

说明书

技术领域

本发明涉及半导体制造领域,尤其涉及一种进行再沉积制程时降低掺杂多晶硅片电阻阻值的方法。

背景技术

在使用低压化学气相沉积设备来掺杂作为双极型互补金属氧化物半导体的射极器件的多晶硅时,片电阻Rs是这一制程中非常关键的参数。如果沉积设备的腔室发生了硬件出错报警,则沉积制程会被迫中断,当修复了硬件问题之后,再次进行多晶硅的沉积制程,但是在该再沉积制程中,多晶硅薄膜的片电阻Rs的阻值会发生变化,阻值会增大很多,举一个测试例,在正常沉积制程中,得到的片电阻Rs的阻值为365.5Ω(电流为2400A),中断沉积制程,在经过30分钟的暂停之后,进行再沉积,在进行再沉积制程中,得到的片电阻Rs的阻值为390.2Ω(电流为2400A),再沉积制程中的片电阻Rs的阻值大大超过了正常沉积制程中的片电阻Rs的阻值,如图1所示,在衬底101上沉积多晶硅102,由于制程被迫中断,沉积制程和再沉积制程中的片电阻Rs的阻值有较大差异,导致沉积制程和再沉积制程中形成的多晶硅之间存在较明显的分界线103,这会极大地影响到器件的性能。

发明内容

本发明提供的一种进行再沉积制程时改善掺杂多晶硅片电阻阻值差异的方法,能够缩小沉积制程和再沉积制程中形成的多晶硅薄膜的片电阻阻值差异,减少制程中断产生的不良影响,获得片电阻较为一致的多晶硅薄膜。

为了达到上述目的,本发明提供一种进行再沉积制程时改善掺杂多晶硅片电阻阻值差异的方法,该方法用于沉积制程遭到中断后,该方法包含以下步骤:

步骤1、判断沉积制程遭到中断,转到步骤2;

步骤2、在沉积制程中断后的多晶硅薄膜上通H2气流;

步骤3、进行再沉积制程,直到完成多晶硅薄膜的沉积,然后依序进行后续制程。

所述的步骤2中,H2气流为99%摩尔比氢气。

所述的步骤2中,通过流量控制器控制H2气流的流量。

所述的步骤2中,H2气流的流量为0~200立方厘米/分钟。

所述的步骤2中,H2气流的通气时间为10-15S。

本发明能够缩小沉积制程和再沉积制程中形成的多晶硅薄膜的片电阻阻值差异,减少制程中断产生的不良影响,获得片电阻较为一致的多晶硅薄膜。

附图说明

图1是背景技术中沉积制程中断后进行再沉积制程后形成的多晶硅薄膜的结构示意图。

图2是采用本发明的方法制成的多晶硅薄膜的结构示意图。

具体实施方式

以下根据图2具体说明本发明的较佳实施例。

本发明提供一种进行再沉积制程时改善掺杂多晶硅片电阻阻值差异的方法,该方法用于沉积制程遭到中断后,该方法包含以下步骤:

步骤1、判断沉积制程遭到中断,转到步骤2;

步骤2、在沉积制程中断后的多晶硅薄膜上通H2气流;

该H2气流为99%摩尔比氢气 ,通过MFC(流量控制器)控制流量为0~200立方厘米/分钟,通气时间为10-15S;

步骤3、进行再沉积制程,直到完成多晶硅薄膜的沉积,然后依序进行后续制程。

举一个测试例,在正常沉积制程中,得到的片电阻Rs的阻值为365.5Ω(电流为2400A),中断沉积制程,在经过30分钟的暂停之后,直接进行再沉积,在进行再沉积制程中,得到的片电阻Rs的阻值为390.2Ω(电流为2400A),相比于正常沉积制程的片电阻Rs,阻值增加了6.8%,利用本发明的方法,在沉积制程中断后的多晶硅薄膜上通99%摩尔比的H2气流,持续通10S时间后,进行再沉积,在进行再沉积制程中,得到的片电阻Rs的阻值下降为371.3Ω(电流为2400A),相比于正常沉积制程的片电阻Rs,阻值仅仅增加了1.8%,大大缩小了沉积制程和再沉积制程中形成的多晶硅薄膜的片电阻阻值差异,如图2所示,在衬底101上沉积得到的多晶硅102,内部较为均匀,看到不由于制程中断而形成的界限。

本发明缩小了沉积制程和再沉积制程中形成的多晶硅薄膜的片电阻阻值差异,减少了制程中断产生的不良影响,能够获得片电阻较为一致的多晶硅薄膜。

尽管本发明的内容已经通过上述优选实施例作了详细介绍,但应当认识到上述的描述不应被认为是对本发明的限制。在本领域技术人员阅读了上述内容后,对于本发明的多种修改和替代都将是显而易见的。因此,本发明的保护范围应由所附的权利要求来限定。

去获取专利,查看全文>

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号