...
首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >A Complete Single-Chip GPS Receiver with 1.6-V 24-mW Radio in 0.18-μm CMOS
【24h】

A Complete Single-Chip GPS Receiver with 1.6-V 24-mW Radio in 0.18-μm CMOS

机译:一个完整的单 芯片GPS接收 1.6 -V 24 毫瓦 收音机 0.18微米 CMOS

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

0.18μm-CMOSプロセスにてRadio部とベースバンドロジック部とを混載した1チップGPSレシーバを開発した。 チップ面積は6.3~6.3mmでRadio部は2.3~2.0 mm、電源電圧は1.6~2.0Vである。 1チップLSIにはRFフロントエンド、PLL、IF機能ブロック、500Kゲートのベースバンドロジック、マスクROM、SRAMおよびデュアルボートSRAMを搭載している[1]。 標準状態での消費電力は57mW、最小入力感度は-152 dBmを達成した。 また、基板ノイズ対策を施すことによりデジタルからのノイズの影響を小さくし、外付けLNAなしで高感度のGPS レシーバを開発した。
机译:使用0.18μm-cmos工艺的无线电单元和基带逻辑部分开发1芯片GPS接收器。 芯片面积为6.3至6.3毫米,无线电单元为2.3至2.0 mm,电源电压为1.6至2.0 V. 1芯片LSI配备了RF前端,PLL,如果功能块,500k门基带逻辑,掩模ROM,SRAM和双船SRAM [1]。 标准状态的功耗为57兆瓦,最小输入灵敏度达到-152 dBm。 另外,通过应用基板噪声的测量,减少了噪声的影响,并且在没有外部LNA的情况下开发了高度敏感的GPS接收器。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号