...
首页> 外文期刊>電子情報通信学会論文誌, D. 情報·システム >クロック系消費電力に着目した可変段数パイプラインプロセッサの低電力化
【24h】

クロック系消費電力に着目した可変段数パイプラインプロセッサの低電力化

机译:可变级管道处理器的低功耗降低专注于基于时钟的功耗

获取原文
获取原文并翻译 | 示例

摘要

近年,モバイル端末等の消費エネルギーの増大が問題となっており,低消費エネルギーと高性能の両立が要求れている. そこで我々は,その要求を満たす手法のーつとしてVSP (Variable Stages Pipeline)を提案している. VSPはパィプライン段数を動的に変化させることで低消費エネルギーと高性能の両立を目指す手法である. また,LDS-cellという特殊な七ルを導入することでパィプラインステージ統合によって増加する回路内のグリッチを削減している. しかし,LDS-cellはグリッチを低減するためにクロックを供給する必要があるため,クロックトリーの消費エネルギーが増大する危険性がある.そこで本論文ではLDS-cellの駆動によるオーバへッドを低減する手法として,LD S-cel lへのクロックゲーティング適用と,高性能セミスタティックTSPC DFFをべースとした改良型LDS-cellを提案する. 更に,二つの提案手法を併用した場合に発生する問題点を解決する手法も提案する.提案手法を実装し,評価を行ったところ,従来VSPから18% 消費エネルギーが低減できた.
机译:近年来,移动终端等能源消耗的增加是一个问题,并且需要低功耗和高性能。因此,我们将VSP(可变阶段管道)提出为满足请求的方法。 VSP是一种通过动态改变Phapline阶段的数量来实现低功耗和高性能的方法。另外,通过引入特殊的七个LDS细胞,减少了Phai-Line阶段集成的电路增加的毛刺。然而,由于LDS-CELL需要提供时钟来减少毛刺,因此钟表树木的能量消耗会增加风险。因此,在本文中,基于高性能半静电TSPC DFF作为一种通过驱动LDS-Cell减少二叠岩的方法,将时钟门控与LD S-CEL L和改进的LDS-Cell应用的方法。提出。此外,我们提出了一种方法来解决两种提出的方​​法组合使用时发生的问题。实施和评估所提出的方法,以评估传统VSP的18%的能耗。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号