首页> 外文期刊>電子情報通信学会技術研究報告. 信号処理. Signal Processing >ビットシリアルパイプラインアーキテクチャに基づくフィールドプログラマブルVLSIプロセッサの設計
【24h】

ビットシリアルパイプラインアーキテクチャに基づくフィールドプログラマブルVLSIプロセッサの設計

机译:基于位串行管道架构的现场可编程VLSI处理器设计

获取原文
获取原文并翻译 | 示例
           

摘要

本稿では,FPGAの性能を超える,2次元セルラアレーとビットシリアルパイプラインアーキテクチャに基づくフィールドプログラマブルVLSI(FPVLSI)を提案する。 コントロール/データフローグラフ(CDFG)の構造を直接FPVLSIにマッピングする直接アロケーションにより相互結合網が簡単化する。 さらに,セル間接続を4近傍のセルに振定し,1ビットのスイッチブロックを用いることにより,FPGAにおいて問題であった配線ボトルネックを解消する。 また,ビットシリアルパイプラインアーキテクチャに基づくセルにより,語長に依存し孝い高稼働率を達成する。 本提案のFPVLSIは典型的な構成のFPGAに比べ,13倍の性能を達成した。
机译:在本文中,我们基于超出FPGA性能的二维蜂窝阵列和位串行管道架构的现场可编程VLSI(FPVLSI)。 互连网直接简化互连网络,将控制/数据流图(CDFG)的结构直接映射到FPVLSI。 此外,间电池间连接被传送到电池附近4,并且通过使用1位开关块,消除了FPGA中存在的问题的布线瓶颈。 另外,通过基于比特串行管道架构的单元,它取决于字长并实现高可用性率。 与典型的FPGA相比,所提出的FPVLSI实现了13倍的性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号