...
首页> 外文期刊>Analog Integrated Circuits and Signal Processing >A survey of circuit-level soft error mitigation methodologies
【24h】

A survey of circuit-level soft error mitigation methodologies

机译:电路级软误差缓解方法调查

获取原文
获取原文并翻译 | 示例
           

摘要

Soft errors created due to propagation of single event transients are a significant reliability challenge in modern VLSI. With advances in CMOS technology scaling, circuits become increasingly more sensitive to transient pulses caused by energetic particles. This work reviews some popular circuit level SET mitigation techniques developed for combinational logic and compares them with respect to area, power and delay overheads.
机译:由于单个事件瞬变传播而创建的软错误是现代VLSI中的重大可靠性挑战。 随着CMOS技术缩放的进步,电路对由能量粒子引起的瞬态脉冲变得越来越敏感。 这项工作介绍了一些流行的电路级别设置缓解技术,用于组合逻辑,并将其与面积,电源和延迟开销进行比较。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号