【24h】

PLLのための要素回路の設計

机译:PLL的元件电路设计

获取原文
获取原文并翻译 | 示例
       

摘要

PLL回路は,位相比較器,VCO,ローパス·フィルタ,分周器から構成される。 本研究ではローパス·フィルタを除くPLLの要素回路をレイアウト設計し,測定·評価した。レイアウトしたのは,VCOはCurrent-Starved VCOとSource-Coupled VCOの2種類,位相比較器についてはXOR型位相比較器とD-ffを用いた位相周波数比較器の2種類,そして分周器である。 またD-ffを用いた位相周波数比較器は出力が2つになるため,これらを1つにするためTri-state型の回路とCharge-pump回路が必要となる。 シミュレーションにはHSPICEを使用した。
机译:PLL电路包括一个相位比较器,VCO,低通滤波器和分频器。在这项研究中,进行了除低通滤波器以外的PLL元件电路的布局设计,测量和评估。布局是两种类型的VCO,电流不足型VCO和源耦合型VCO,两种类型的相位比较器,XOR型相位比较器和使用D-ff的相位频率比较器,以及一个分频器。在那儿。另外,由于使用D-ff的相频比较器具有两个输出,因此需要三态型电路和电荷泵电路将它们组合为一个。 HSPICE用于仿真。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号