首页> 外文期刊>電子情報通信学会技術研究報告 >PLLのための要素回路の設計
【24h】

PLLのための要素回路の設計

机译:PLL的基本电路设计

获取原文
获取原文并翻译 | 示例
       

摘要

PLL回路は,位相比較器,VCO,ローバス・フィルタ,分周器から構成される。本研究ではローパス・フィルタを除くPLLの要素回路をレイアウト設計し,測定・評価した。レイアウトしたのは,VCOはCurrent-Starved VCOとSource-Coupled VCOの2種類,位相比較器についてはXOR型位相比較器とD-ffを用いた位相周波数比較器の2種類,そして分周器である。またD-ffを用いた位相周波数比較器は出力が2つになるため,これらを1つにするためTri-state型の回路とCharge-Pump回路が必要となる。シミュレーションにはHSPICEを使用した。%The PLL circuit consists of the phase detector, the loop filter, the voltage-controlled oscillator, and the divider. In this report, we laid out the components of PLL except the loop filter, then measured and evaluated. We laid out 2 VCOs; that is, Current-Starved VCO and Source-Coupled VCO, 2 Phase Detectors; that is, XOR-Phase Detector and Phase Frequency Detector, and the Divider. In addition, Phase Frequency Detector has 2 outputs, so these outputs should be combined into a single output by using Tri-state or Charge-pump outputs. We used HSPICE for simulation.
机译:PLL电路包括一个相位比较器,VCO,低通滤波器和分频器。在这项研究中,设计,测量和评估了除低通滤波器以外的PLL元件电路的布局。我们布置了两种类型的VCO,电流不足型VCO和源极耦合型VCO,两种类型的相位比较器,一个XOR型相位比较器和一个使用D-ff的相位频率比较器,以及一个分频器。在那儿。另外,由于使用D-ff的相频比较器具有两个输出,因此需要三态型电路和电荷泵电路将它们组合为一个。 HSPICE用于仿真。 %PLL电路由鉴相器,环路滤波器,压控振荡器和分压器组成。在本报告中,我们布置了除环路滤波器以外的PLL组件,然后进行了测量和评估。我们布置了2个VCO分别是电流不足的VCO和源耦合VCO,2个鉴相器(即XOR-Phase Detector和Phase Frequency Detector)和分频器;此外,Phase Frequency Detector有2个输出,因此这些输出应组合在一起通过使用三态或电荷泵输出将其转换为单个输出我们使用HSPICE进行仿真。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号