机译:基于扫描的逻辑BIST期间可降低功率下降的可扩展方法
University of Bologna, Bologna, Italy;
University of Southampton, Southampton, U.K.;
University of Bologna, Bologna, Italy;
University of Bologna, Bologna, Italy;
Intel Corporation, Santa Clara, CA, USA;
Intel Corporation, Santa Clara, CA, USA;
Latches; Built-in self-test; Clocks; Circuit faults; Microprocessors; Correlation; Delays;
机译:基于移位启动扫描的逻辑BIST期间功率下降的低成本高降低方法
机译:基于全速扫描逻辑BIST实现捕获电源安全性
机译:减少逻辑BIST的扫描输出功率
机译:基于移位启动扫描的逻辑BIST期间的功率下降降低
机译:用于基于扫描的统计时序缺陷测试的成本降低和测试质量控制。
机译:一种新的刷牙方法由一种创新的混合式牙刷支持与一次旋转旋转电动牙刷相比一次性使用后减少了牙菌斑
机译:基于扫描的逻辑BIsT中降低功率下垂的可扩展方法
机译:电信电源最优输出特性的实现。模糊逻辑方法