...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A Wide Power Supply Range, Wide Tuning Range, All Static CMOS All Digital PLL in 65 nm SOI
【24h】

A Wide Power Supply Range, Wide Tuning Range, All Static CMOS All Digital PLL in 65 nm SOI

机译:65nm SOI的宽电源范围,宽调谐范围,全静态CMOS全数字PLL

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

An all static CMOS ADPLL fabricated in 65 nm digital CMOS SOI technology has a fully programmable proportional-integral-differential (PID) loop filter and features a third order delta sigma modulator. The DCO is a three stage, static inverter based ring oscillator programmable in 768 frequency steps. The ADPLL lock range is 500 MHz to 8 GHz at 1.3 V and 25degC, and 90 MHz to 1.2 GHz at 0.5 V and 100degC. The IC dissipates 8 mW/GHz at 1.2 V and 1.6 mW/GHz at 0.5 V. The synthesized 4 GHz clock has a period jitter of 0.7 ps rms, and long term jitter of 6 ps rms. The phase noise under nominal operating conditions is 112 dBc/Hz measured at a 10 MHz offset from a 4 GHz center frequency. The total circuit area is 200 mum 150 mum.
机译:采用65 nm数字CMOS SOI技术制造的全静态CMOS ADPLL具有完全可编程的比例积分微分(PID)环路滤波器,并具有三阶delta sigma调制器。 DCO是一个三级,基于静态逆变器的环形振荡器,可以768个频率步进进行编程。 ADPLL锁定范围在1.3 V和25degC时为500 MHz至8 GHz,在0.5 V和100degC时为90 MHz至1.2 GHz。 IC在1.2 V时耗散8 mW / GHz,在0.5 V时耗散1.6 mW / GHz。合成的4 GHz时钟的周期抖动为0.7 ps rms,长期抖动为6 ps rms。在从4 GHz中心频率偏移10 MHz时测得的正常工作条件下的相位噪声为112 dBc / Hz。总电路面积为200毫米150毫米。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号