首页> 外文期刊>IEEE Journal of Solid-State Circuits >The architectures and design of a 20-MHz real-time DSP chip set
【24h】

The architectures and design of a 20-MHz real-time DSP chip set

机译:20 MHz实时DSP芯片组的架构和设计

获取原文
获取原文并翻译 | 示例
       

摘要

A set of four real-time 20-MHz digital signal processor (DSP) chips has been designed, fabricated, and tested. The chips include a 64-tap programmable FIR (finite impulse response) filter, a 1024-tap binary filter and template matcher, a 64-tap rank-value filter, and an eight-line 512-pixel video line delay. The circuits were implemented in a 1.5- mu m CMOS process and are fully functional with a 20-MHz clock rate. The processors have reconfigurable windows to allow processing on both one-dimensional and two-dimensional data. The FIR filters can be used in multiprocessor systems to increase the window size and the data precision.
机译:已经设计,制造和测试了一组四个实时20 MHz数字信号处理器(DSP)芯片。这些芯片包括一个64抽头的可编程FIR(有限脉冲响应)滤波器,一个1024抽头的二进制滤波器和模板匹配器,一个64抽头的秩值滤波器以及一个八行512像素的视频线延迟。这些电路以1.5微米CMOS工艺实现,并以20 MHz时钟速率完全正常工作。处理器具有可重新配置的窗口,以允许对一维和二维数据进行处理。 FIR滤波器可用于多处理器系统中,以增加窗口大小和数据精度。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号