首页> 外文期刊>Analog Integrated Circuits and Signal Processing >Implementation of sphere decoder for MIMO-OFDM on FPGAs using high-level synthesis tools
【24h】

Implementation of sphere decoder for MIMO-OFDM on FPGAs using high-level synthesis tools

机译:使用高级综合工具在FPGA上实现MIMO-OFDM的球形解码器

获取原文
获取原文并翻译 | 示例

摘要

In this study we explain the implementation of a sphere detector for spatial multiplexing in broadband wireless systems using high-level synthesis (HLS) tools. These modern FPGA design tools accept C/C++ descriptions as input specifications, and automatically generate a register transfer level (RTL) description for FPGA implementation using traditional FPGA implementation tools. We have used AutoESL’s AutoPilot HLS tool to implement this demanding algorithm on a Virtex-5 running at a clock frequency of 225 MHz. The obtained results show that these modern HLS tools produce Quality of Results competitive to the ones obtained using a traditional RTL design approach, while significantly abstracting the designer from the low-level FPGA implementation details.
机译:在这项研究中,我们解释了使用高级综合(HLS)工具在宽带无线系统中实现空间复用的球形检测器的实现。这些现代的FPGA设计工具接受C / C ++描述作为输入规范,并使用传统的FPGA实现工具自动生成用于FPGA实现的寄存器传输级别(RTL)描述。我们已经使用AutoESL的AutoPilot HLS工具在时钟频率为225 MHz的Virtex-5上实现了这种苛刻的算法。获得的结果表明,这些现代的HLS工具产生的结果质量与使用传统RTL设计方法获得的结果相比具有竞争力,同时使设计人员从低层FPGA实现细节中抽象出来。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号