首页> 中文期刊> 《集成电路与嵌入式系统》 >开源处理器Rocket的异构SoC原型验证设计

开源处理器Rocket的异构SoC原型验证设计

         

摘要

针对异构SoC加速器测试软件硬编码固化到BootRom,致使FPGA原型验证周期长的问题,提出了一种软件和硬件分离的原型验证方法。该验证方法仅需要增加指令存储ITCM和UART、SPI基本外设,即可实现对协处理器、独立加速器的FPGA平台验证工作。基于开源处理器Rocket core和开源项目Si-Five Blocks,以Cordic算法协处理器和快速傅里叶变换独立加速器为例,在FPGA开发板VC707上的实际验证表明,该平台验证方法不仅能够减少SoC综合编译的次数,有利于软硬件问题的定位,而且可以减少CPU读取指令的时间、加快验证速度。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号