首页> 中文期刊>萍乡高等专科学校学报 >基于Verilog HDL的频率计的设计

基于Verilog HDL的频率计的设计

     

摘要

以Altera公司CycloneIV系列EP4CE15F17C8N器件为核心,制作了一个宽带高频小信号频率计.该系统将正弦信号通过硬件电路整形、放大、滤波后,用Verilog HDL实现分频、门控、计数、锁存、译码显示等设计,进行数据读取、运算和显示,正弦信号频率范围为1Hz-10MHz,有效值电压范围为50mV-1V,测量相对误差的绝对值不大于10-4.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号