首页> 中文期刊>网络新媒体技术 >并行可配置浮点矩阵乘法IP核设计

并行可配置浮点矩阵乘法IP核设计

     

摘要

矩阵乘法是信息处理领域的常见计算,该文设计并实现了一个可自由配置的浮点矩阵乘法IP核,可满足不同计算场合的需求.该IP核采用并行结构设计,使用AXI接口,可通过参数配置实现任意维矩阵乘法,并在嵌入式系统设计中灵活调用,在Xilinx 7系列芯片的FPGA平台上进行验证了.实验结果证明了该浮点矩阵乘法IP核相对于传统乘法器设计具有计算速度快、移植性能好、资源利用少等特点.

著录项

  • 来源
    《网络新媒体技术》|2015年第6期|31-36|共6页
  • 作者单位

    中国科学院半导体研究所高速电路与神经网络实验室 北京 100083;

    中国科学院半导体研究所高速电路与神经网络实验室 北京 100083;

    中国科学院半导体研究所高速电路与神经网络实验室 北京 100083;

    中国科学院半导体研究所高速电路与神经网络实验室 北京 100083;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类
  • 关键词

    系统设计; IP核; 浮点数运算; 矩阵乘法;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号