首页> 中文期刊> 《仪表技术与传感器》 >功耗约束下的3D-SICs测试调度优化算法

功耗约束下的3D-SICs测试调度优化算法

     

摘要

This paper presented a test scheduling optimization algorithm for 3D stacked ICs under power constrains,which op-timized test application time,TAM bus bandwidth and hardware expenses collaboratively.Using d695 and p93791 of the benchmark circuits ITC'02 to verify,the experimental results show that the test application time is reduced to 91.25%and 93.11%respectively. It proves that the proposed algorithm can effectively reduce the test application time and the test cost.%提出了一种功耗约束下的三维堆叠集成电路(3D-SICs)测试调度优化算法。该算法在功耗约束下,协同优化了测试应用时间、TAM总线带宽和测试硬件开销。通过采用ITC’02标准电路中的d695和p93791做应用验证,结果表明该算法将测试应用时间分别减少为91.25%和93.11%,证明算法能有效地减少测试应用时间,降低测试成本。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号