首页> 中文期刊> 《信息技术与信息化》 >基于FPGA的UART抗干扰接收装置设计与实现

基于FPGA的UART抗干扰接收装置设计与实现

     

摘要

传统的UART串行通信在噪音干扰比较大的环境中会出现通信失误,导致通信不稳定.为了提高UART串行通信的抗干扰能力,本文基于Xilinx FPGA与Verilog硬件描述语言设计了一种UART抗干扰接收装置,主要包括16倍过采样波特率时钟、九选五表决器以及接收装置的模块化设计,并通过仿真验证了设计的合理性.该设计能够提高UART的抗干扰能力,具有很高的实用价值.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号