首页> 中文期刊> 《电子与封装》 >EEPROM单元抗辐射版图设计技术

EEPROM单元抗辐射版图设计技术

         

摘要

随着EEPROM存储器件在太空和军事领域的广泛应用,国际上对EEPROM抗辐射性能的研究越来越多.为了达到提高存储器件抗辐射性能的目的,文章从版图设计的角度出发,首先分析了辐射对器件造成的影响,接下来分别介绍了基于FLOTOX和SONOS工艺的EEPROM器件特性,同时指出了在版图设计时需要注意的电压耦合比的问题.在设计中,利用管内隔离和管间隔离的方法,使得管内源/漏端和相邻两管源/漏端之间没有场氧介入,或是将场氧隔开,不让场区下形成漏电通道.设计出的EEPROM版图,不但满足了目前的工作需要,同时为以后抗辐射版图设计提供了有用的参考.

著录项

  • 来源
    《电子与封装》 |2010年第5期|22-2429|共4页
  • 作者

    赵力; 田海燕; 周昕杰;

  • 作者单位

    中国电子科技集团公司第五十八研究所,江苏,无锡,214035;

    中国电子科技集团公司第五十八研究所,江苏,无锡,214035;

    中国电子科技集团公司第五十八研究所,江苏,无锡,214035;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 设计;
  • 关键词

    EEPROM单元; 抗辐射; 版图加固;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号