首页> 中文期刊>仪器仪表用户 >基于FPGA的增量式光电编码器计数电路设计

基于FPGA的增量式光电编码器计数电路设计

     

摘要

本文介绍了一种基于现场可编程门阵列(FPGA)的光电编码器数据采集系统,提出了测速算法-变M/T法,讲述了鉴相、四倍细分及测速的原理.并给出了硬件设计电路.

著录项

  • 来源
    《仪器仪表用户》|2008年第3期|90-92|共3页
  • 作者单位

    中国科学院光电技术研究所,四川,成都,610209;

    中国科学院研究生院,北京,100039;

    中国科学院光电技术研究所,四川,成都,610209;

    中国科学院光电技术研究所,四川,成都,610209;

    中国科学院研究生院,北京,100039;

    中国科学院光电技术研究所,四川,成都,610209;

    中国科学院研究生院,北京,100039;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 电子元件、组件;
  • 关键词

    光电编码器; 鉴相; 四倍细分; 测速;

  • 入库时间 2023-07-25 13:08:08

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号