首页> 中文期刊> 《电子测量技术》 >Adaboost算法并行硬件架构研究与FPGA验证

Adaboost算法并行硬件架构研究与FPGA验证

         

摘要

Adaboost算法级联目标检测方案使人脸检测向高速实时化迈进了一大步。但是该算法的计算复杂度高,需要存取的数据量非常大,如果采用纯软件的实现方案,会耗费相当多的CPU以及内存资源,难以达到实时检测的要求。本文分析了现有的Adaboost算法硬件架构,对访存效率,耗费的逻辑资源,检测速度等进行了分析,提出了一种基于检测窗口的阵列结构,利用硬件流水特性大大加速了检测过程。本设计通过Xilinx的Spartan3A-DSP型FPGA验证,可满足高清实时人脸检测的要求。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号