首页> 中文期刊> 《微电子学》 >基于噪声分析的低抖动全数字锁相环的设计

基于噪声分析的低抖动全数字锁相环的设计

         

摘要

设计了一个用于时钟产生的全数字锁相环(ADPLL),其数控振荡器(DCO)采用9级环形振荡器,每级延迟单元的延迟时间均是可调的,各级倒相器的尺寸经过精确设计。该电路基于SMIC0.13μm CMOS工艺,采用1.2V电源供电,整个芯片的面积为0.13485mm^2。示波器测试结果表明,锁相环的捕获频率范围为100-500MHz,输出频率为202.75MHz时,峰一峰值抖动为133ps,RMS抖动为46ps。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号