首页> 外文学位 >Design and optimization of components in a 45 nm CMOS phase locked loop.
【24h】

Design and optimization of components in a 45 nm CMOS phase locked loop.

机译:45 nm CMOS锁相环中组件的设计和优化。

获取原文
获取原文并翻译 | 示例

摘要

A novel scheme of optimizing the individual components of a phase locked loop (PLL) which is used for stable clock generation and synchronization of signals is considered in this work. Verilog-A is used for the high level system design of the main components of the PLL, followed by the individual component wise optimization. The design of experiments (DOE) approach to optimize the analog, 45nm voltage controlled oscillator (VCO) is presented. Also a mixed signal analysis using the analog and digital Verilog behavior of components is studied. Overall a high level system design of a PLL, a systematic optimization of each of its components, and an analog and mixed signal behavioral design approach have been implemented using cadence custom IC design tools.
机译:在这项工作中,考虑了一种用于优化锁相环(PLL)各个组件的新颖方案,该锁相环用于稳定的时钟生成和信号同步。 Verilog-A用于PLL主要组件的高级系统设计,然后逐个组件进行优化。提出了优化模拟45nm压控振荡器(VCO)的实验设计(DOE)方法。还研究了使用组件的模拟和数字Verilog行为进行的混合信号分析。总体而言,已经使用脚踏圈速定制IC设计工具实现了PLL的高级系统设计,每个组件的系统优化以及模拟和混合信号行为设计方法。

著录项

  • 作者

    Sarivisetti, Gayathri.;

  • 作者单位

    University of North Texas.;

  • 授予单位 University of North Texas.;
  • 学科 Engineering Electronics and Electrical.; Computer Science.
  • 学位 M.S.
  • 年度 2006
  • 页码 80 p.
  • 总页数 80
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号