首页> 外文会议>VLSI Design, Automation and Test, 2009. VLSI-DAT '09 >Fault-tolerant router with built-in self-test/self-diagnosis and fault-isolation circuits for 2D-mesh based chip multiprocessor systems
【24h】

Fault-tolerant router with built-in self-test/self-diagnosis and fault-isolation circuits for 2D-mesh based chip multiprocessor systems

机译:带有内置自检/自诊断和故障隔离电路的容错路由器,用于基于2D网格的芯片多处理器系统

获取原文

摘要

A fault-tolerant router design (20-path router) is proposed to reduce the impacts of faulty routers for 2D-mesh based chip multiprocessor systems. In our experiments, the OCNs using 20PRs can reduce 75.65% ~ 85.01% unreachable packets and 7.78% ~ 26.59% latency in comparison with the OCNs using generic XY routers.
机译:提出了一种容错路由器设计(20路径路由器),以减少故障路由器对基于2D网格的芯片多处理器系统的影响。在我们的实验中,与使用普通XY路由器的OCN相比,使用20PR的OCN可以减少75.65%〜85.01%的不可达数据包和7.78%〜26.59%的延迟。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号