首页> 外文会议>Recent advances in networking, VLSI and Signal processing >Asynchronous Computing in Low Power Based Sense Amplifier Pass Transistor Logic
【24h】

Asynchronous Computing in Low Power Based Sense Amplifier Pass Transistor Logic

机译:基于低功耗的感测放大器通过晶体管逻辑中的异步计算

获取原文
获取原文并翻译 | 示例

摘要

This paper presents the design and implementation of a low-energy asynchronous logic topology using sense amplifier based pass transistor logic (SAPTL). The SAPTL structure can realize very low energy computation by using low leakage pass transistor networks at low supply voltages. So the self-timed SAPTL with bundled data protocol power consumption is better than the synchronous SAPTL.
机译:本文介绍了使用基于读出放大器的传输晶体管逻辑(SAPTL)的低能耗异步逻辑拓扑的设计和实现。通过使用低电源电压下的低泄漏通过晶体管网络,SAPTL结构可以实现非常低的能量计算。因此,具有捆绑数据协议功耗的自定时SAPTL比同步SAPTL更好。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号