首页> 外文会议>International Conference on Automatic Control and Artificial Intelligence >The design of an eight-digit Fibonacci sequence generator
【24h】

The design of an eight-digit Fibonacci sequence generator

机译:八位斐波纳契序列发生器的设计

获取原文

摘要

This paper presents a field programmable gate array (FPGA) prototype of an 8-digit Fibonacci sequence generator. The design is based on the Verilog hardware description language, synthesized by the Xilinx Synthesis Technology (XST) synthesizer, and implemented with the ISE design flow. The circuit was tested to run on the Spartan-3E Starter Kit Board. The resource utilization and the test results are reported. The design itself can be an independent tool or a small device in a bigger system.
机译:本文介绍了一个现场可编程门阵列(FPGA)原型的8位fibonacci序列发生器。 该设计基于Verilog硬件描述语言,由Xilinx合成技术(XST)合成器合成,并用ISE设计流程实现。 测试电路以在Spartan-3E入门套件板上运行。 报告了资源利用率和测试结果。 设计本身可以是更大系统中的独立工具或小型设备。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号