首页> 外文会议>Asian Test Symposium >Test cycle count reduction in a parallel scan BIST environment
【24h】

Test cycle count reduction in a parallel scan BIST environment

机译:测试循环计数在并行扫描BIST环境中减少

获取原文

摘要

This paper describes a novel method that can be used to reduce test cycle count in a parallel access scan based Built-In-Self-Test (BIST) environment. An algorithm that allows the efficient application of deterministically generated patterns is proposed. This approach allows BIST fault coverage to be increased using deterministic vectors, while minimizing the cost, in terms of test cycles, of applying the vectors.
机译:本文介绍了一种新的方法,可用于减少基于自动测试(BIST)环境的并行访问扫描扫描的测试周期计数。提出了一种允许有效应用确定的确定模式的算法。这种方法允许使用确定性载体增加BIST故障覆盖,同时在测试循环中施加向量的情况下最小化成本。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号