首页> 外文会议>Symposium on VLSI Circuits >A 12b 61dB SNDR 300MS/s SAR ADC with inverter-based preamplifier and common-mode-regulation DAC in 14nm CMOS FinFET
【24h】

A 12b 61dB SNDR 300MS/s SAR ADC with inverter-based preamplifier and common-mode-regulation DAC in 14nm CMOS FinFET

机译:一个12b 61dB SNDR 300MS / s SAR ADC,具有基于14nm CMOS FinFET的基于反相器的前置放大器和共模调节DAC

获取原文

摘要

A 300MS/s 12b SAR ADC achieving 61.6dB peak SNDR is presented. It reaches 60.5dB SNDR and 78.7dB SFDR with 0.8Vpp,diff input amplitude at Nyquist. The key elements are a comparator with inverter-based preamplifier and a SAR-based common-mode regulation. The regulation adjusts the common mode on a sample-by-sample basis to improve common-mode rejection. The ADC consumes 7.0mW from a single 0.85V supply, where 3.7mW is contributed by the reference buffer.
机译:提出了一个300MS / s 12b SAR ADC,实现了61.6dB的峰值SNDR。在0.8Vpp,Nyquist的差分输入幅度下,它达到60.5dB的SNDR和78.7dB的SFDR。关键元件是具有基于逆变器的前置放大器和基于SAR的共模调节器的比较器。该法规在逐个样本的基础上调整了共模,以改善共模抑制。 ADC从0.85V单电源消耗7.0mW的功率,其中3.7mW由参考缓冲器提供。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号