DEI - Dipartimento di Elettronica e Informazione Politecnico di Milano, Via Ponzio 34/5, 1-20133 Milano, Italy;
DEI - Dipartimento di Elettronica e Informazione Politecnico di Milano, Via Ponzio 34/5, 1-20133 Milano, Italy,DIIMM - Dipartimento di Ingegneria dell'Informazione e Metodi Matematici Universita degli Studi di Bergamo, Viale Marconi 5, 1-24044 Dalmine (BG), Italy;
STMicroelectronics, ZI de Rousset BP2, 13106 Rousset Cedex, France;
side-channel attacks; embedded systems security; differential power attacks; differential electromagnetic attacks.;
机译:增强功率门控技术的设计可降低CMOS应用的漏电功率和地面反弹噪声
机译:比较异步网络芯片路由器的泄漏减少技术
机译:片上高速缓存泄漏功率的定量分析和优化技术
机译:基于90nm逻辑技术的微处理器中2-3GHz片上高速缓存阵列的位线泄漏补偿(BLC)和泄漏减少(BLR)技术
机译:使用基于硬件的无信任技术设计安全可信赖的芯片体系架构
机译:用于无线供电的神经接口系统的薄膜柔性天线和硅CMOS整流器芯片的协同设计方法和晶圆级封装技术
机译:信息泄漏发现技术可增强安全芯片设计
机译:数据挖掘与知识发现技术在受损视觉图像二值目标检测与决策中的应用