首页> 外文会议>IEEE Symposium on VLSI Circuits >An Out-of-Order RISC-V Processor with Resilient Low-Voltage Operation in 28NM CMOS
【24h】

An Out-of-Order RISC-V Processor with Resilient Low-Voltage Operation in 28NM CMOS

机译:失灵的RISC-V处理器,在28NM CMOS中具有低电压恢复能力

获取原文

摘要

An open-source out-of-order superscalar processor implements the 64-bit RISC-V instruction set architecture (ISA) and achieves 3.77 CoreMark/MHz. The 2.7 mm×1.8 mm chip includes one core operating at 1.0 GHz at nominal 0.9 V with 1 MB of level-2 (L2) cache in a 28 nm HPM process. A line recycling (LR) technique reuses faulty cache lines that fail at low voltages to correct errors with only 0.77% L2 area overhead. LR reduces minimum operating voltage to 0.47 V, improving energy efficiency by 43% with negligible impact on CPI.
机译:开源无序超标量处理器实现64位RISC-V指令集体系结构(ISA),并达到3.77 CoreMark / MHz。这款2.7 mm×1.8 mm芯片包括一个内核,该内核在标称0.9 V下以1.0 GHz工作,并具有28 nm HPM工艺中的1 MB二级(L2)缓存。线路回收(LR)技术可重用故障的高速缓存线,这些低电压故障的高速缓存线可以仅以0.77%的L2面积开销纠正错误。 LR将最低工作电压降低至0.47 V,将能源效率提高了43%,而对CPI的影响则可忽略不计。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号