【24h】

A Low Power Asynchronous GPS Baseband Processor

机译:低功耗异步GPS基带处理器

获取原文
获取原文并翻译 | 示例

摘要

We present the design and implementation of an asynchronous Global Positioning System (GPS) base band processor architecture designed with a combination of Quasi-Delay-Insensitive (QDI) and bundled-data techniques, with a focus on minimizing power consumption. All subsystems run at their natural frequency without clocking and all signal processing is done on-the-fly. Transistor-level simulations show that our system consumes only 1.4mW with position 3-D rms error below 4 meters, comparing favorably to other contemporary GPS base band processors.
机译:我们介绍了一种异步全球定位系统(GPS)基带处理器体系结构的设计和实现,该体系结构结合了准延迟不敏感(QDI)和捆绑数据技术而设计,着重于最大程度地降低功耗。所有子系统均以其固有频率运行,而无需时钟,并且所有信号处理都是即时完成的。晶体管级仿真显示,与其他当代GPS基带处理器相比,我们的系统仅消耗1.4mW的功率,其3-D rms位置误差在4米以下。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号