首页> 外国专利> Disposable spacer technology for reduced cost CMOS processing

Disposable spacer technology for reduced cost CMOS processing

机译:一次性垫片技术可降低CMOS工艺的成本

摘要

A method of fabricating a CMOS transistor using a silicon germanium disposable spacer (114) for the source/drain implant. After gate etch, silicon germanium disposable spacers (114) are formed. A NMOS resist pattern (116) is formed exposing the NMOS regions (120) and the n-type source/drain implant is performed. The disposable spacers (114) in the NMOS regions are removed and, with the NMOS resist mask (116) still in place, the LDD/MDD implant is performed. The process may then be repeated for the PMOS regions (122).
机译:一种使用硅锗一次性隔离物( 114 )进行源/漏注入的CMOS晶体管的制造方法。在栅极蚀刻之后,形成硅锗一次性隔离物( 114 )。形成NMOS抗蚀剂图案( 116 )以暴露NMOS区域( 120 ),并执行n型源极/漏极注入。去除NMOS区域中的一次性间隔物( 114 ),并在NMOS抗蚀剂掩模( 116 )仍在原位的情况下,执行LDD / MDD注入。然后可以对PMOS区域( 122 )重复该过程。

著录项

  • 公开/公告号US6699763B2

    专利类型

  • 公开/公告日2004-03-02

    原文格式PDF

  • 申请/专利权人 TEXAS INSTRUMENTS INCORPORATED;

    申请/专利号US20030389017

  • 发明设计人 TERENCE BREEDIJK;DOUGLAS T. GRIDER;

    申请日2003-03-13

  • 分类号H01L213/36;H01L213/11;H01L213/02;H01L214/61;

  • 国家 US

  • 入库时间 2022-08-21 23:13:35

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号