首页> 外国专利> LOW-POWER, LOW-JITTER, FRACTIONAL-N ALL-DIGITAL PHASE-LOCKED LOOP (PLL)

LOW-POWER, LOW-JITTER, FRACTIONAL-N ALL-DIGITAL PHASE-LOCKED LOOP (PLL)

机译:低功耗,低抖动,分数阶N全数字锁相环(PLL)

摘要

A method for synthesizing frequencies with a low-jitter an all-digital fractional-N phase-locked loop (PLL) electronic circuit adapted to synthesize frequencies with low-jitter, wherein the electronic circuit comprises a digital phase-frequency detector (DPFD) operatively connected to a digital loop filter (DLF), wherein the DPFD adapted to receive a reference signal and a feedback signal; compare a phase and frequency of the reference and feedback signals to determine a phase and frequency error between the reference and feedback signals; and provide a DPFD output comprising a multi-bit output; wherein the DLF is adapted to receive and filter the DPFD output and provide a DLF output, and wherein the DLF output is updated at each reference period.
机译:一种用于以低抖动合成频率的方法:一种全数字小数N分频锁相环(PLL)电子电路,适用于以低抖动合成频率,其中所述电子电路可操作地包括数字相频检测器(DPFD)连接到数字环路滤波器(DLF),其中,DPFD适于接收参考信号和反馈信号;比较参考信号和反馈信号的相位和频率,以确定参考信号和反馈信号之间的相位和频率误差;并提供包括多位输出的DPFD输出;其中DLF适于接收和过滤DPFD输出并提供DLF输出,并且其中DLF输出在每个参考周期被更新。

著录项

  • 公开/公告号US2008048791A1

    专利类型

  • 公开/公告日2008-02-28

    原文格式PDF

  • 申请/专利权人 AMR FAHIM;

    申请/专利号US20060463630

  • 发明设计人 AMR FAHIM;

    申请日2006-08-10

  • 分类号H03L7/085;

  • 国家 US

  • 入库时间 2022-08-21 20:12:17

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号