机译:具有自适应环路增益控制器的0.3–1.4 GHz全数字小数N分频PLL
机译:利用Delta Sigma分数N分频PLL频率合成器中提出的PFD和脉冲吞咽分频器电路实现快速高效的恒定环路带宽
机译:适用于蓝牙LE的0.5V 1.6mW 2.4GHz小数N全数字PLL,具有在28nm CMOS中使用开关电容倍增器的PVT不敏感TDC
机译:具有自适应环路增益控制器和分数分频器的1.35GHz全数字分数N PLL
机译:具有90°相移锁定和有源开关电容环路滤波器的小数N分频PLL。
机译:具有包络跟踪射频功率放大器的具有可编程阶环控制器的全数字快速跟踪开关转换器
机译:用于蓝牙LE的0.5V 1.6-MW 2.4-GHz Fractional-N全数字PLL,采用PVT - 不敏感TDC,使用28-NM CMOS中的开关电容倍增器