首页> 外国专利> Memory interface architecture for maximizing access timing margin

Memory interface architecture for maximizing access timing margin

机译:存储器接口架构,可最大化访问时序裕量

摘要

An apparatus comprising a control circuit, a buffer circuit and a memory. The control circuit may be configured to present a plurality of pairs of signals in response to (i) one or more input signals operating at a first data rate and (ii) an input clock signal operating at a second data rate. The second signal in each of the pairs comprises a clock signal operating at the second data rate. The buffer circuit may be configured to generate a buffered signal in response to each of the pairs of signals. Each of the buffered signals operates at the second data rate. The memory may be configured to read and write data at the second data rate in response to the buffered signals.
机译:一种设备,包括控制电路,缓冲电路和存储器。所述控制电路可以被配置为响应于(i)以第一数据速率操作的一个或多个输入信号和(ii)以第二数据速率操作的输入时钟信号来呈现多对信号。每对中的第二信号包括以第二数据速率工作的时钟信号。缓冲电路可以被配置为响应于信号对中的每对而产生缓冲的信号。每个缓冲信号以第二数据速率工作。存储器可以被配置为响应于缓冲的信号以第二数据速率读取和写入数据。

著录项

  • 公开/公告号US8230143B2

    专利类型

  • 公开/公告日2012-07-24

    原文格式PDF

  • 申请/专利权人 HUI-YIN SETO;CHENG-GANG KONG;

    申请/专利号US20050097903

  • 发明设计人 HUI-YIN SETO;CHENG-GANG KONG;

    申请日2005-04-01

  • 分类号G06F13/10;

  • 国家 US

  • 入库时间 2022-08-21 17:28:59

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号