首页> 中国专利> 一种指定逻辑功能用CMOS电路实现的方法

一种指定逻辑功能用CMOS电路实现的方法

摘要

本发明公开了一种指定逻辑功能用CMOS电路实现的方法,其根据指定逻辑功能的“积之和”形式的逻辑函数表达式产生“和之积”形式的逻辑函数表达式;然后根据指定逻辑功能的“积之和”形式的逻辑函数表达式生成上拉网络,根据“和之积”形式的逻辑函数表达式生成下拉网络;再串联上拉网络和下拉网络,合并相同的变量,合并后得到的变量作为输入变量;最后在那些变量取值形式与电路实际输入变量取值形式不一致的输入变量的输入端串接反相器,得到了实现指定逻辑功能的CMOS电路;优点是根据指定逻辑功能的逻辑函数表达式中的逻辑“与”、“或”同pMOS晶体管或者nMOS晶体管的串联、并联的对应关系,生成逻辑功能与指定逻辑功能一致的CMOS电路。

著录项

  • 公开/公告号CN107666313B

    专利类型发明专利

  • 公开/公告日2021-03-09

    原文格式PDF

  • 申请/专利权人 宁波大学;

    申请/专利号CN201710699500.2

  • 发明设计人 岑旭梦;王伦耀;夏银水;

    申请日2017-08-16

  • 分类号H03K19/20(20060101);

  • 代理机构33226 宁波奥圣专利代理有限公司;

  • 代理人周珏

  • 地址 315211 浙江省宁波市江北区风华路818号

  • 入库时间 2022-08-23 11:34:41

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号