首页> 中国专利> 基于国产FPGA的cameralink图像压缩降低接口时钟的方法

基于国产FPGA的cameralink图像压缩降低接口时钟的方法

摘要

本方案属于电子技术领域,具体涉及基于国产FPGA的cameralink图像压缩降低接口时钟的方法。包括如下步骤:步骤一:cameralink接口采集14bit和8bit红外图像并转换成Cameralink信号;步骤二:Cameralink接口模块接收Cameralink信号并将Cameralink信号发送给Cameralink解码模块;步骤三:Cameralink解码模块对Cameralink信号进行解码,并将解码后的并行数字图像信号发送给串并信号转换模块;串并信号转换模块将cameralink接口输入的串行信号按照时序和逻辑转换为并行数据。本方案通过将14bit和8bit两路像素混合在一个像素周期内,降低了接口的像素时钟,使得早期的cameralink接口设备也能实现14位以上更高精度以满足图像处理算法的要求,避免了更换cameralink接口的成本。

著录项

  • 公开/公告号CN115061967A

    专利类型发明专利

  • 公开/公告日2022-09-16

    原文格式PDF

  • 申请/专利权人 重庆秦嵩科技有限公司;

    申请/专利号CN202210771023.7

  • 发明设计人 卿宰波;吴爱明;周文;徐金平;

    申请日2022-06-30

  • 分类号G06F13/42;G06F5/06;

  • 代理机构重庆纵义天泽知识产权代理事务所(普通合伙);

  • 代理人陈宇航

  • 地址 401120 重庆市渝北区仙桃街道数据谷中路103号第1-5层

  • 入库时间 2023-06-19 16:51:17

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2022-09-16

    公开

    发明专利申请公布

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号